12-29-2023, 02:04 PM
(Сообщение последний раз редактировалось: 12-29-2023, 02:06 PM Black_Jack.)
(12-29-2023, 12:48 PM)ActiveStalker Написал: Спасибо за советы, пока думал нарисовалась у меня в голове такая картина. Последовательно линии +5v USB LC фильтр из бида, конденсатора и демпфирующей RC. Симуль легко посчитает эту цепь. Дальше два стаба. 0v9 Для процессора - ставлю как можно ближе к шине питания, и без всяких последовательных резисторов питаю эту цепь+ 100n c каждого пина на землю как рекомендуют Хмосы. С этой же шины нужно взять один вольт на PLL процессора. В инструкции просят чтобы оно было чистым. Сначала предлагали 4R7+1u, потом стали рекомендовать бид 1кОм+ 1u.
Второй стаб 3.3 вольта - близко к шине процессора, напрямую питает эту шину.Возможно 3.3в для USB приемника в процессоре через 4R7+1u(в инструкции они это не просят, но будет логично). Флеш и осцилятор, как отдельные микры через RC 4R7+1u. То есть хоть какое - то разделение
The VDD supply must ramp from 0 V to its final value within 10 ms to ensure
correct startup.
The VDDIO and OTP_VCC supply must ramp to its final value before VDD reaches
0.4 V.
Еще есть два такие требования, которые нужно выполнять. Все питания должны прийти в норму при старте не дольше чем через 10 мс, а 3.3 в должно стартануть чуть быстрее чем 0.9в. Значит в управляющем электроде 0.9в стаба нужно ввести небольшой конденсатор для задержки.
Первые наброски части схемы до цапа
С9, С28 (1 мкФ) я б увеличил до 10... Или проверьте по даташиту, какую емкость Ваш конденсатор будет иметь при соотвествующем напряжении на выходе.
На входе AP7366 не видно емкостей.
Да и по VBUS (USB) что-то поставить побольше, чем 100 нФ.
Єто то, что в глаза бросилось. Более бдительные граждане дополнят...